齐鲁彩票

电子发烧友网 > 处理器/DSP > 正文

基于DSP+FPGA结构的系统信号完整性问题及解决方案

2020年07月31日 08:54 次阅读

深亚微米工艺在IC设计中的使用使得芯片的集成规模更大、体积越来越小、引脚数越来越多;由于近年来IC工艺的发展,使得其速度越来越高。从而,使得信号完整性问题引起电子设计者广泛关注。

在视频处理系统中,多维并行输入输出信号的频率一般都在百兆赫兹以上,而且对时序的要求也非常严格。本文以DSP图像处理系统为背景,对信号完整性进行准确的理论分析,对信号完整性涉及的典型问题——不确定状态、传输线效应、反射、串扰、地弹等进行深入研究,并且从实际系统入手,利用IS仿真软件寻找有效的途径,解决系统的信号完整性问题。

1、 系统简介

为了提高算法效率,实时处理图像信息,本图像处理系统是基于DSP+FPGA结构设计的。系统由SAA7111A视频解码器、TI公司的TMS320C6701 DSP、Altera公司的EPlK50QC208 FPGA、PCI9054 PCI控制器以及SBRAM、SDRAM、FO、FLASH等构成。FPGA是整个系统的时序控制中心和数据交换的桥梁,而且能够对图像数据实现快速底层处理。DSP是整个系统实时处理高级算法的核心器件。系统结构框图如图1所示。

基于DSP+FPGA结构的系统信号完整性问题及解决方案

在整个系统中,的面积仅为15cm×l5cm,系统时钟频率高达167MHz,时钟沿时间为0.6ns。由于系统具有快斜率瞬变和极高的工作频率以及很大的密度,使得如何处理高速信号问题成为一个制约设计成功的关键因素。

2、 系统中信号完整性问题及解决方案

2.1 信号完整性问题产生机理

原理框图

信号的完整性是指信号通过物理电路传输后,信号接收端看到的波形与信号发送端发送的波形在容许的误差范围内保持一致,并且空间邻近的传输信号间的相互影响也在容许的范围之内。因此,信号完整性分析的主要目标是保证高速数字信号可靠的传输。实际信号总是存在电压的波动,如图2所示。在A、B两点由于过冲和振铃的存在使信号振幅落入阴影部分的不确定区,可能会导致错误的逻辑电平发生。总线信号传输的情况更加复杂,任何一个信号发生相位上的超前或滞后都可能使总线上数据出错,如图3所示。图中,CLK为时钟信号,D0、D1、D2、D3是数据总线上的信号,系统允许信号最大的建立时间为△t。在正常情况下,D0、D1、D2、D3信号建立时间△t1《△t,在△t时刻之后数据总线的数据已稳定,系统可以从总线上采样到正确的数据,如图3(a) 所示。相反,当信号D1、D2、D3受过冲和振铃等信号完整问题干扰时,总线信号就发生了相位偏移和失真现象,使D0、D1、D2、D3信号建立时间 △t2》△t,系统在△t时刻将从总线上得到错误数据信息,产生错误的控制信号,扰乱了正常工作,使信号完整性问题更加复杂,如图3(b)所示。

2.2 信号的反射

信号的反射就是指在传输线端点上有回波。当传输线上的不连续时,就会导致信号反射的发生。在这里,以图4所示的理想传输线模型来分析与信号反射有关的重要参数。图中,理想传输线L被内阻为Ro的数字信号驱动源Vs驱动,传输线的特性阻抗为Zo,负载阻抗为RL。在临界阻抗情况下,Ro=Zo=RL,传输线的阻抗是连续的,不会发生任何反射。在实际系统中由于临界阻尼情况很难满足,所以最可靠的适用方式是轻微的过阻尼,因为这种情况没有能量反射回源端。

实时处理

负载端阻抗与传输线阻抗不匹配会在负载端(B点)反射一部分信号回源端(A点),反射电压信号的幅值由负载反射系数几决定,可由下式求出:

PL=(RL-Z0)/(RL+Z0) (1)

式中,PL称为负载电压反射系数,它实际上是反射电压与入射电压之比。由式(1)可知—1≤PL≤+1,当RL=Zo时,PL=0,不会发生反射。可见,只要根据传输线的特性阻抗进行终端匹配,就能消除反射。从原理上说,反射波的幅度可以大到入射电压的幅度,极性可正可负。当RLZo时,PL》0,处于欠阻尼状态,反射波极性为正。当从负载端反射回的电压到达源端时,又将再次反射回负载端,形成二次反射波,此时反射电压的幅值由源反射系数PS决定,可由下式求出:

Ps=(R0-Zo)/(R0+Z0) (2)

在高速数字系统中,传输线的长度符合下式时应使用端接技术:

L》tr/(2tpdl) (3)

式中,L为传输线线长,tr为源端信号的上升时间,tpdL为传输线上每单位长度的带载传输延迟。即当tr小于2TD(TD为传输延时)时,源端完整的电平转移将发生在从传输线的接收端反射回源端的反射波到达源端之前,这需要使用端接匹配技术,否则会在传输线上引起振铃。

结合图1设计本系统时,采用MentorGraphics公司的信号完整性分析工具InterconnectSynthesis(IS),信号驱动器和接收器均使用TTL_S工艺器件的IBIS模型进行电路仿真齐鲁彩票,选择出正确的策略和端接方式。

DSP与SBSRAM接口的时钟高达167MHz,时钟传输和延时极小,很容易在出现反射现象。根据公式(2),要消除源端的反射波必须在源端进行阻抗匹配,使反射系数PS为0。用 interconnectSynthsis仿真可得此时钟线的传输阻抗Zo=47Ω。因此,在DSP的SDCLK时钟的输出端应采用串联匹配法,串入47Ω的电阻进行源端匹配消除源端的信号反射现象。对于负载端的反射,根据公式(1),要使PL=0,必须保证负载阻抗RL=Zo。因此,在 SBSRAM的时钟输入端口应采用戴维南终端匹配法,并联两个电阻R1和R2且R1=R2=94Ω(R1//R2=Zo)实现终端匹配,其端接前后InterconnectSynthesis仿真的波形如图5所示。端接后信号线的反射噪声明显减小,满足了系统对时钟信号完整性的要求。

2.3 信号的串扰

串扰是指当信号在传输线上传播时,因电磁耦合对相邻传输线产生不期望的电压或电流齐鲁彩票噪声干扰。随着电子产品的小型化,PCB板线间距减小,串扰问题更加严重。

对于高速电路来说,一般都采用平板电源地层,两导体间的串扰取决于它们的耦合电感和耦合电容齐鲁彩票。在数字电路设计中,通常感性串扰要比容性串扰大,所以应重点考虑导线间的互感问题。两导体间的感性串扰系数计算可以通过下式得出:

Crosstalk=k/{1+(D/H)2} (4)

式中,常数k取决于信号的建立时间和信号线的干扰长度(平行长度);H为信号线到平板地层的距离;D为两干扰线的中心的距离。由(4)式可知,串扰大小与线间距(D)成反比,与线平行长度(K)成正比,与信号线距地层的距离(H)成正比。针对这些串扰的特性,结合图1设计本系统时,主要用以下几种方法减少串扰:(1)加大线的间距,尽可能减少DSP与SBSRAM、SDRAM以及FPGA之间高速信号线的平行长度,必要时采用jog方式走线;(2)高速信号线在满足条件的情况下,加入端接匹配减少或消除反射,从而减小串扰;(3)将信号层的走线高度限制在高于地平面10mil左右,可以显著减少串扰; (4)用InterconnectSynthsis进行仿真时,在串扰严重的两条线之间插入一条地线,可以起到隔离作用,从而减少串扰。

齐鲁彩票 2.4 地弹噪声

随着数字设备的速度变快,它们的输出时间越来越少。当大量的开关电路同时由逻辑高变为逻辑低时,由于地线通过电流的能力不够,电流涌动就会引起地参考电压发生波动,称之为地弹。

在地弹现象的分析中,对驱动设备来说,外部设备都被看作容性负载即(Cl~Cn)。这些容性负载储存的电荷量Q可由下式决定:

Q=V×C

上式中,V是电容器两端上的电压,C是容性负载的电容。

一个设备外界和地线通路都有内在的电感L。在大量数字逻辑输出由高电压变为低电压的过程中,储存在负载电容的电荷会涌向设备地,这个电流浪涌会通过电感L产生电压V GND,其大小可用下式得出:

VGND=L×(di/dt)

由于系统地和设备地之间的电压VGND的存在,对于各来说,其有效输入电压值为:VACTIVE=VIN—VGND。如果地弹产生的电压值VGND过大,就会导致各器件对输入电压判断的错误,扰乱整个系统的正常工作。

结合图1设计本系统时,由于FPGA控制逻辑部分存在大量快速开关输出电路,当这些开关电路同时发生逻辑变化时,产生的开关电流会涌入地平面回路,破坏地平面的参考电压,引入地弹噪声。对于地弹噪声的干扰,通过下面几种方法可减小地弹对电路的影响:(1)增加VCC/GND间的去耦电容个数,并尽可能使其与Vcc/GND对数相等;(2)降低器件的输出容性负载,减少负载器件个数;用SN74LVTH62245驱动器实现FPGA同步输出引脚与DSP数据线的隔离;用SN74LBI6244构成地址隔离,降低同步噪声对DSP高速电路的干扰;(3)在电源输入端跨接10~100μF的电解电容,在每个芯片都布置一个O.1μF的瓷片电容,滤掉电源和地的噪声信号;(4)对于抗噪能力弱、关断时电源变化大的SBSRAM、SDRAM件,在芯片的电源线和地线之间接入0.1μF的退耦电容。在采取地弹噪声处理后利用频谱分析仪测得系统的骚扰频谱,可以发现频谱已经变得很平坦,骚扰电平已降到系统容许的范围以内,达到了系统对地参考电压的要求。

齐鲁彩票 在高速电路设计中,信号完整性问题是一个复杂的问题,往往有许多难以预料的因素影响整个系统的性能。因此信号完整性分析在高速电路设计中的作用举足轻重,只有解决好高速设计中的信号完整性问题,高速系统才能准确、稳定地工作。

责任编辑:gt

下载发烧友APP

打造属于您的人脉电子圈

关注电子发烧友微信

有趣有料的资讯及技术干货

关注发烧友课堂

锁定最新课程活动及技术直播

电子发烧友观察

一线报道 · 深度观察 · 最新资讯
收藏 人收藏
分享:

评论

相关推荐

写好状态机--从2019年全国FPGA竞赛谈Verilog编码技巧

理解Verilog编码技巧掌握FPGA中状态机的写法掌握非重叠序列检测代器Verilog代码编写
发烧友学院发表于 2020-04-21 00:00 20866次阅读
写好状态机--从2019年全国FPGA竞赛谈Verilog编码技巧

基于GPS中频信号源的FPGA设计实现方案

在GPS接收机的设计中,为了检验和完善信号处理算法,需要在本地获得GPS数字中频信号数据。采用真实的....
发表于 2020-07-31 17:37 9次阅读
基于GPS中频信号源的FPGA设计实现方案

采用FPGA器件实现滤波器的设计和验证方法

光电脉冲编码器是一种集光、机、电为一体的用于检测机械位移或间接检测速度的光电传感器,根据其用于检测角....
发表于 2020-07-31 17:31 14次阅读
采用FPGA器件实现滤波器的设计和验证方法

基于FPGA技术和CVSD编解码算法实现语音编解...

64 Kbit/s的A律或μ律的对数压扩PCM编码在大容量的光纤通信系统和数字微波系统中已得到广泛应....
发表于 2020-07-31 16:12 15次阅读
基于FPGA技术和CVSD编解码算法实现语音编解...

基于DSP技术实现数字锁定放大器的设计和应用分析

数字锁定放大器相比模拟锁定放大器具有稳定、精度高等特点,在频率扫描中有明显的优点。基于TDLAS(T....
发表于 2020-07-31 14:52 30次阅读
基于DSP技术实现数字锁定放大器的设计和应用分析

如何升级DSP到C6747?

之前一直在用C6713+FPGA平台,现在想升级下DSP到C6747,程序移植完成后,程序跑的异常(原本是在中断中计数1...
发表于 2020-07-31 14:04 0次阅读
如何升级DSP到C6747?

基于FPGA的SOPC技术实现视觉测量系统的解决...

传统的视觉测量系统主要是在 PC机上采用软件方式实现,由于其专用性不够高,因此处理速度较慢。近年来,....
发表于 2020-07-31 09:58 28次阅读
基于FPGA的SOPC技术实现视觉测量系统的解决...

用CCS编译工程如何知道占用多少RAM,ROM,FLASH

用CCS编译的工程如何知道占用多少RAM,ROM,FLASH? ...
发表于 2020-07-31 09:45 0次阅读
用CCS编译工程如何知道占用多少RAM,ROM,FLASH

采用初始化脚本的自动化视频质量测试系统解决方法

随着视频设备变得更复杂以及上市周期的变短,质量保证(QA)和质量控制(QC)测试人员要在更短的时间内....
发表于 2020-07-31 09:36 25次阅读
采用初始化脚本的自动化视频质量测试系统解决方法

利用WFM7100的CaptureVu功能加快设...

墨菲定律告诉我们“有可能出错的事,就一定会出错”。在视频设备的测试或生产过程中,出问题的时候往往是我....
发表于 2020-07-31 09:31 30次阅读
利用WFM7100的CaptureVu功能加快设...

VoIP流技术,一种测量视频网络性能的新方法

什么是VoIP流?VoIP流是一种客户可以接近实时或通过IP网络浏览视频内容的技术。虽然有多种基于I....
发表于 2020-07-31 08:35 102次阅读
VoIP流技术,一种测量视频网络性能的新方法

基可编程逻辑器件和数字锁相实现快速位同步系统的设...

在时分复接通信系统中,位同步是收、发两端的时钟频率必须同频、同相,这样在接收端才能正确地判决发送端送....
发表于 2020-07-30 18:02 123次阅读
基可编程逻辑器件和数字锁相实现快速位同步系统的设...

基于FPGA芯片XC4VLX25实现软件无线电信...

软件无线电是90年代兴起的一种充分结合软件和硬件优势的新技术,该技术源于军事领域对通信系统灵活性的特....
发表于 2020-07-30 18:02 159次阅读
基于FPGA芯片XC4VLX25实现软件无线电信...

基于并行数据处理改进算法在FPGA中实现

在信号处理过程中,我们通常将模拟信号转化为数字信号进行处理或传输。原始数据用取样的方法进行采集,通过....
发表于 2020-07-30 17:58 145次阅读
基于并行数据处理改进算法在FPGA中实现

采用可编程逻辑器件实现高速数据中继器的设计

高速以太网可以满足新的容量需求,解决了低带宽接入、高带宽传输的瓶颈问题,扩大了应用范围,并与以前的所....
发表于 2020-07-30 17:55 136次阅读
采用可编程逻辑器件实现高速数据中继器的设计

基于FPGA器件实现大容量高速存储系统的方案设计

本文介绍了一种以FPGA作为控制器,FLASH MEMORY作为主存储器的大容量高速存储系统方案,并....
发表于 2020-07-30 17:53 84次阅读
基于FPGA器件实现大容量高速存储系统的方案设计

基于FPGA器件实现高速采集系统的设计

在雷达、气象、地震预报、航空航天、通信等领域里,现场信号具有重要的作用,这些信号的主要特点是实时性强....
发表于 2020-07-30 17:53 151次阅读
基于FPGA器件实现高速采集系统的设计

利用可编辑逻辑器件实现混沌脉冲源系统的设计和仿真...

混沌信号是由确定性动力学系统产生的类似噪声的确定性信号。自从混沌同步现象发现以来,混沌在工程上的应用....
发表于 2020-07-30 17:52 236次阅读
利用可编辑逻辑器件实现混沌脉冲源系统的设计和仿真...

基于FPGA的超宽带系统的解决方案

近几年,超宽带(UWB)无线通信系统在短距通信领域中越来越受到人们的重视。它具有许多独特的优点,如通....
发表于 2020-07-30 17:49 92次阅读
基于FPGA的超宽带系统的解决方案

中值滤波的原理和快速算法及利用FPGA技术实现

现代图像处理系统对实时性的要求愈来愈高,但图像的前端采集往往会受器件或环境影响而使获得的图像含有噪声....
发表于 2020-07-30 17:47 87次阅读
中值滤波的原理和快速算法及利用FPGA技术实现

基于FPGA的嵌入式系统的软硬件设计

本系统要实现的功能包括:可以运行嵌入式操作系统;支持NIOS II开发;支持USB通讯;支持RS-2....
发表于 2020-07-30 17:43 93次阅读
基于FPGA的嵌入式系统的软硬件设计

DSK6455评估版TMS320C6455芯片功耗测量数据如何得到?

你好! 我现在在做一项关于TMS320C6455芯片功耗与应用程序之间关系的实验,我想请教一下如何单独获得TMS320C...
发表于 2020-07-30 17:29 0次阅读
DSK6455评估版TMS320C6455芯片功耗测量数据如何得到?

可以直接将FPGA和那部分连接在一起吗?

嗨专家, 我有一个使用XC7K325T-2FFG900C的新设计,HP组的IO标准是LVDS18(1.8V LVDS),该组将...
发表于 2020-07-30 16:25 0次阅读
可以直接将FPGA和那部分连接在一起吗?

请问为什么FF的置位/复位端口有效?

最近,我正在学习7系列FPGA。 最近我注意到FF的SR非常有效。 我之所以如此交叉。 感谢所有能与我沟通的人。...
发表于 2020-07-30 15:52 0次阅读
请问为什么FF的置位/复位端口有效?

请问DSP程序调试的一般步骤是什么?

程序编译好下载到板子后,运行。然后修改源程序,这时候需要Reset CPU吗,还是直接load program啊。...
发表于 2020-07-30 15:51 0次阅读
请问DSP程序调试的一般步骤是什么?

嵌入式微处理器定义_嵌入式微处理器的分类

嵌入式系统(Embedded system),是一种“完全嵌入受控器件内部,为特定应用而设计的专用计....
发表于 2020-07-30 15:46 58次阅读
嵌入式微处理器定义_嵌入式微处理器的分类

T-Mobile证实已为其Binge On添加了...

Binge On允许用户通过其4G LTE网络流式传输视频而不会影响数据分配,它提供了“ DVD质量....
发表于 2020-07-30 15:16 31次阅读
T-Mobile证实已为其Binge On添加了...

齐鲁彩票上电期间的FPGA I / O引脚是否应该处于三态?

大家好, 我目前正在研究基于thetrix xc7a35tfgg484-1的设计。 电源是: VCCINT - 1.0V VCCBRAM - ...
发表于 2020-07-30 09:51 0次阅读
上电期间的FPGA I / O引脚是否应该处于三态?

请问DSP存放接收到的Doorbell的队列在哪?

TMS320C645x DSP Serial RapidIO User's Guide中说:“A processing element that receives a doorbell...
发表于 2020-07-30 08:17 0次阅读
请问DSP存放接收到的Doorbell的队列在哪?

瑞萨电子推出业界领先高精度光隔离ΔΣ调制器 用...

提升工业仪器控制精度的趋势推动着对高精度光隔离的需求。瑞萨RV1S9353A具备业界领先的精确感测特....
发表于 2020-07-30 08:05 207次阅读
瑞萨电子推出业界领先高精度光隔离ΔΣ调制器  用...

如何在fpga atrix 7板上进行adc转换的项目?

任何人都可以向我推荐他/她可能在fpga atrix 7板上进行adc转换的项目。 我不知道该怎么做...任何有关这方面的文件都会...
发表于 2020-07-30 06:45 0次阅读
如何在fpga atrix 7板上进行adc转换的项目?

请问DSP与FPGA之间EMIF通讯需要做数据校验吗?

[table] [tr][td]请教,一般DSP与FPGA之间EMIF通讯需要做数据校验吗?如果需要的话采用什么校验方式呢?如...
发表于 2020-07-30 06:24 0次阅读
请问DSP与FPGA之间EMIF通讯需要做数据校验吗?

基于StratixⅡEP2S30484C5芯片的...

在FPGA的开发应用中,大多数EDA软件(后面以altera QuartursII为例)都提供乘除法....
发表于 2020-07-29 17:48 127次阅读
基于StratixⅡEP2S30484C5芯片的...

学fpga好找工作吗_ fpga就业前景

如果没有fpga工作经验的话,确实不好找。你不一定一上来就面试FPGA工程师,可以先从硬件工程师做起....
发表于 2020-07-29 17:33 204次阅读
学fpga好找工作吗_ fpga就业前景

采用模块化设计实现基于FPGA的动态可重构功能

应用FPGA动态部分重构功能使硬件设计更加灵活,可用于硬件的远程升级、系统容错和演化硬件以及通信平台....
发表于 2020-07-29 17:10 59次阅读
采用模块化设计实现基于FPGA的动态可重构功能

齐鲁彩票fpga做什么用_FPGA的行业应用

FPGA是英文Field-Programmable Gate Array的缩写,即现场可编程门阵列,....
发表于 2020-07-29 17:10 60次阅读
fpga做什么用_FPGA的行业应用

步进电机细分驱动的基本原理及基于FPGA器件实现...

步进电机是把脉冲信号转换成角位移或直线位移的执行元件,是一种输出与输入数字脉冲相对应的增量驱动元件。....
发表于 2020-07-29 17:03 53次阅读
步进电机细分驱动的基本原理及基于FPGA器件实现...

fpga在通信方面的应用_怎么用FPGA做算法

现场可编程门陈列(FPGA)芯片在许多领域均有广泛的应用,特别是在无线通信领域里,由于具有极强的实时....
发表于 2020-07-29 16:55 119次阅读
fpga在通信方面的应用_怎么用FPGA做算法

fpga用什么编程语言_fpga的作用

经常看到不少人在论坛里发问,FPGA是不是用C语言开发的?国外有些公司专注于开发解决编译器这方面问题....
发表于 2020-07-29 16:37 138次阅读
fpga用什么编程语言_fpga的作用

多通道24位工业模数转换器的工作原理、性能特点与...

ADS1274/ADS1278是德州仪器(TI)推出的多通道24位工业模数转换器(ADC),内部集成....
发表于 2020-07-29 12:38 52次阅读
多通道24位工业模数转换器的工作原理、性能特点与...

基于TMS320F2812型DSP和模数转换器实...

传统的监控装置对目前一些高频的复杂暂态量的采集与处理还相对困难,所以研制一种高速的、处理能力强大的监....
发表于 2020-07-29 11:54 91次阅读
基于TMS320F2812型DSP和模数转换器实...

基于VHDL语言和可编程逻辑器件实现HDB3编译...

由于VHDL不能处理负电平,只能面向“1”、“0”两种状态,所以要对它的输出进行编码,如表1所示。编....
发表于 2020-07-28 18:22 102次阅读
基于VHDL语言和可编程逻辑器件实现HDB3编译...

齐鲁彩票在现场可编程逻辑门阵列上实现全数字跳频同步系统的...

跳频通信具有保密性强,抗干扰能力强,频谱利用率高等优点,获得了广泛的应用。跳频同步是其中的关键技术之....
发表于 2020-07-28 18:11 65次阅读
在现场可编程逻辑门阵列上实现全数字跳频同步系统的...

采用VHDL语言在FPGA上实现WolfMCU体...

基于以上讨论,可以看出ASIP+FPGA设计模式可以从很大程度上解决引言中提到的两个难题。为了进行更....
发表于 2020-07-28 17:44 74次阅读
采用VHDL语言在FPGA上实现WolfMCU体...

基于可编程逻辑器件实现TDICCD驱动时序发生器...

时间延时积分电荷耦合器件 (Time Delay and Integration Charge Co....
发表于 2020-07-28 17:42 58次阅读
基于可编程逻辑器件实现TDICCD驱动时序发生器...

基于FPGA算法实现两路视频图像同步判别的研究分...

由于两路视频信号的产生来源于相同景物的不同区域且有交叠部分,在任意拍摄时刻得到的两帧图像必然存在一定....
发表于 2020-07-28 17:36 43次阅读
基于FPGA算法实现两路视频图像同步判别的研究分...

齐鲁彩票WhatsApp的竞争对手Telegram用最新...

Telegram表示,它与新近改进的“附近人员”功能紧密相关。它旨在帮助您结识附近的新用户。该应用程....
发表于 2020-07-28 17:31 103次阅读
WhatsApp的竞争对手Telegram用最新...

采用现场可编程逻辑阵列技术实现防视频信息泄漏系统...

系统简化结构如图1所示,采用AD公司高性能视频专用模数转换器件(ADC) AD9883,采集三路R,....
发表于 2020-07-28 17:31 80次阅读
采用现场可编程逻辑阵列技术实现防视频信息泄漏系统...

利用FPGA芯片EP1C3T144I-7和模数转...

数字信号处理是过去四十年以来快速发展起来的科学和工程领域,这种快速发展是数字计算机技术和集成电路技术....
发表于 2020-07-28 17:20 55次阅读
利用FPGA芯片EP1C3T144I-7和模数转...

基于Xilinx Virtex-II FPGA的...

在计算关键词在文档里出现次数的过程中,需要一种存储结构来存储相关信息,这种存储结构必须易于执行查找、....
发表于 2020-07-28 17:13 72次阅读
基于Xilinx Virtex-II FPGA的...

基于ACEXIK系列FPGA器件EPIK10实现...

该设计选用了Altera公司生产的ACEXIK系列FPGA器件EPIK10实现对8路脉冲量的计数,对....
发表于 2020-07-28 17:07 156次阅读
基于ACEXIK系列FPGA器件EPIK10实现...

采用FPGA和通用DSP相结合实现视频图像采集系...

1964年美国JPL实验室处理了太空船“徘徊者七号”发回的月球照片,标志着数字图像处理技术开始得到实....
发表于 2020-07-28 17:03 202次阅读
采用FPGA和通用DSP相结合实现视频图像采集系...

基于FPGA的高速并行和微处理器实现集成式步进电...

步进电机是一种离散运动的装置,步进电机驱动器通过外加控制脉冲,并按环形分配器决定的分配方式,控制步进....
发表于 2020-07-28 16:48 46次阅读
基于FPGA的高速并行和微处理器实现集成式步进电...

FPGA与IOT的快速发展 SerDes接口技术...

随着物联网(loT)的快速发展,未来将会存在海量的数据。大数据时代,对数据的处理提出更高的要求,传统....
发表于 2020-07-28 12:05 117次阅读
FPGA与IOT的快速发展 SerDes接口技术...

国内私有云与混合云基础设施市场有望三年内超过CD...

国际数据公司(IDC)最新发布《中国视频云市场跟踪(2019下半年)》报告,报告显示,2019年中国....
发表于 2020-07-28 09:36 130次阅读
国内私有云与混合云基础设施市场有望三年内超过CD...

利用DSP的模拟CMOS工艺调谐器/解调器实现单...

过去十年来,DBS接收机的射频调谐器已放弃原先的高中频双转换架构,转而采用直接转换零中频(ZIF)架....
发表于 2020-07-28 08:29 257次阅读
利用DSP的模拟CMOS工艺调谐器/解调器实现单...

采用FPGA技术高速实现无链表SPIHT图像压缩...

当完成最大值表求取完成后,接着对标志符存储器进行初始化。最后就可以进行正式编码了。编码的算法主流程请....
发表于 2020-07-27 18:39 68次阅读
采用FPGA技术高速实现无链表SPIHT图像压缩...

凌力尔特微型模块稳压器为FPGA器件提升性能

FPGA工艺尺寸的进步和更加灵活的设计配置、以及基于FPGA的系统取得的进步已经使FPGA制造商充满....
发表于 2020-07-27 18:30 60次阅读
凌力尔特微型模块稳压器为FPGA器件提升性能

基于FPGA技术实现DMUX专用集成器件功能系统...

随着信号速率和带宽的提高,信号采集的速率也相应地不断提高。如今模数转换器的速率已经达到1 GS/s。....
发表于 2020-07-27 18:19 144次阅读
基于FPGA技术实现DMUX专用集成器件功能系统...
虎扑体育 牛牛彩票 全中彩票 360彩票 上海11选5开奖